Details

Projeto de um circuito divisor de freqüência de ultra-baixo consumo de potência

by Giusti, Gustavo Buchweitz

Abstract (Summary)
Esta dissertação apresenta o projeto de um circuito Prescaler Dual-Modulus 8/9 (PDM), projetado para a tecnologia TSMC 0.18um, cujo interesse principal é o ultra-baixo consumo de potência. Serão apresentadas duas propostas de PDM, uma com o total objetivo de se obter o menor consumo, e outra com uma proposta de se obter uma freqüência de funcionamento máximo, porém sem perder o compromisso com o baixo consumo. Esta segunda proposta de PDM deve-se ao fato de serem largamente usados em circuitos PLL, onde se exige aplicações em freqüências mais elevadas. O regime de funcionamento dos transistores é de inversão fraca. Operando neste regime, se tornam muito susceptíveis a quaisquer variações dos parâmetros tecnológicos, tanto intrachip quanto interchip. Como solução, é realizado um estudo de três topologias de circuitos compensadores e proposta uma quarta topologia. Esta topologia proposta visa expandir a faixa de tensão de alimentação, a qual os transistores possam suportar sem que haja o risco de danificá-los. A compensação será feita através da técnica de polarização do substrato e do poço dos transistores, de modo que a tensão de polarização possa corrigir qualquer variação de Vt, Vdd ou até mesmo da temperatura. Foram utilizados simuladores de circuitos elétricos para obtenção dos resultados, e estes confirmaram os resultados satisfatórios dos projetos propostos.
This document abstract is also available in English.
Bibliographical Information:

Advisor:Carlos Galup Montoro; Márcio Cherem Schneider; José Luís Almada Guntzel; Luis Cléber Carneiro Marques

School:Universidade Federal de Santa Catarina

School Location:Brazil

Source Type:Master's Thesis

Keywords:Energia - Consumo Engenharia elétrica ENGENHARIA ELETRICA

ISBN:

Date of Publication:09/28/2007

© 2009 OpenThesis.org. All Rights Reserved.